A、C++
B、VHDL
C、Verilog HDL
D、ABEL
A、错
B、对
A、错
B、对
A、错
B、对
A、16#E#E1
B、2#1111_1110#
C、10#16#
A、对
B、错
A、对
B、错
A、变量
B、常量
C、信号
A、错
B、对
A、错
B、对
A、对
B、错
A、对
B、错
A、对
B、错
A、符号操作符
B、逻辑操作符
C、关系操作符
D、算术操作符
A、SLL
B、MOD
C、SRL
D、ROL
A、具有局部特征
B、赋值过程总是有某种延时
C、具有全局性特征
D、赋值过程立即发生
A、错
B、对
A、对
B、错
A、CASE选择语句
B、进程语句
C、变量赋值语句
D、LOOP循环语句
A、WAIT语句
B、CASE选择语句
C、IF条件语句
D、LOOP循环语句
A、错
B、对
A、错
B、对
A、EXIT
B、WAIT
C、NEXT
D、CASE
A、对
B、错
A、WAIT UNTIL条件表达式
B、WAIT ON 信号表
C、WAIT语句
A、WAIT UNTIL条件表达式
B、WAIT语句
C、WAIT ON 信号表
A、实体、结构体、配置、程序包
B、过程、函数
C、信号、变量、常量
D、类型、子类型
A、断言(ASSERT)语句
B、决断(RESOLUTION)函数语句
C、进程语句
D、报告(REPORT)语句
A、进程语句
B、LOOP循环语句
C、并行信号赋值语句
D、条件信号赋值语句
A、对
B、错
A、对
B、错
A、对
B、错
A、混合关联
B、位置关联
C、结构关联
D、名字关联
A、==
B、>
=
C、=
D、=>
A、混合关联
B、结构关联
C、名字关联
D、位置关联
A、错
B、对
A、在进程中不允许对子程序进行调用
B、可以在结构体或程序包中的任何位置对子程序进行调用
C、在进程中允许对子程序进行调用
D、从硬件角度讲,一个子程序的调用类似于一个元件模块的例化
A、参数表
B、函数体
C、函数名
D、数据类型
A、OUT
B、IN
C、INPUT
D、OUTPUT
E、INOUT
A、对
B、错
A、对
B、错
A、行为描述
B、门电路描述
C、数据流描述
D、结构描述
A、RTL描述
B、结构描述
C、行为描述
A、指令译码
B、控制译码
C、显示驱动译码
D、地址译码
A、错
B、对
A、错
B、对
A、高电平
B、低阻态
C、高组态
D、低电平
A、错
B、对
A、对
B、错
A、对
B、错
A、FIFO,本质上是一个读写存储器,但它的存储规律是先进先出
B、FIFO,本质上是一个读写存储器,但它的存储规律是先进后出
C、FIFO,本质上是一个读写存储器,但它的存储规律是后进后出
A、错
B、对
A、对
B、错
A、对
B、错